-
职位职责: 1、结合对云平台异构类GPU/FPGA应用特点,深入理解及上层应用迭代路标,整理输出清晰的GPU/FPGA类硬件产品支持路标,确保硬件方案的领先性; 2、负责异构类GPU/FPGA组件资源需求画像、跨代跨平台场景化性能收益测试验证,设计性能测试方案,执行性能测试,针对系统性能瓶颈分析,提出调优建议并协助调试验证完成,输出性能测试报告;协调解决新硬件、新技术落地过程中遇到的技术问题; 3、研究和完善性能测试方法,性能分析工具体系建设,进行性能方法、工具总结沉淀和最佳实践总结; 4、异构类组件性价比对比评估、输出跨平台标准算力折算方案; 5、结合产业链的最新技术能力和硬件产品架构特点,提供综合竞争力领先的异构硬件解决方案; 6、监控和分析云硬件在实际应用中的质量、性能表现,并提供系统的技术支持能力,推动改进识别和落地; 7、输出自研硬件产品资料。 职位要求: 1、良好的Unix/Linux操作系统基础及熟练使用常用命令,具备独立分析定位日志问题的能力,具备特殊指标的采集监控等脚本开发能力; 2、熟悉各类常见异构类平台,如GPU训练,推理场景加速硬件平台等; 3、具有直接的互联网业务组件的性能测试开发经验更好,精通压力、负载测试,有支持高并发服务的线上压测经验; 4、对计算、存储、数据库等云产品有较系统的理解,有相关工作经验者更好; 5、熟悉主流厂商服务器硬件产品,熟悉主流处理器、硬盘、网卡、SAS卡及测试方法,熟悉掌握speccpu/fio/iperf/stream/mlc/lmbench/等工具及相关调优手段; 6、深入理解操作系统内核、虚拟化、CPU架构原理、DPDK等主流技术原理; 7、具备较强的团队沟通和协作能力,有较强的 ownership; 8、对ToB产品的端到端交付过程、产品逻辑有较系统的理解; 9、较强的全局视野、沟通组织能力、项目推动能力; 10、本科及以上学历,电子工程或者计算机相关专业,5年及以上异构领域的硬件开发或测试或性能调优基础经验;并且有3年以上直接的异构系统架构、技术规划经验; 11、具备较强的学习能力和逻辑思维能力,关注前沿技术,较好的团队协作及团队意识,有较强的学习能力和主动性,有较强的责任心和执行力,工作态度积极向上,具备正能量; 12、具备较强的问题分析与解决能力,能够解决复杂的系统问题; 13、极强的自驱力,对探索问题本质孜孜不倦。
-
职位职责: 1、 研究形式化验证技术在网络领域的应用,探索网络系统自动化验证方法; 2、通过对网络控制面和数据面进行建模验证,实现网络变更前自动化验证,预测影响和风险。 职位要求: 1、 硕士及以上学历,计算机、通信等相关专业; 2、掌握形式化方法领域的相关知识、形式化建模方法和形式验证工具使用及应用,有较强的数学建模能力,如:SAT/SMT/Z3 等求解器,基于 SMV 模型验证等; 3、熟悉学术界在网络控制面或数据面验证领域的相关论文和工具的技术原理和实践,如:Batfish、Minesweeper、HSA/BDD 等; 4、 编程基础扎实,能使用 C/C++/Python/Go 等至少一门编程语言。
-
风控算法工程师(验证码人机方向) 岗位职责: 1、基于不同的验证码形式和终端设计SDK埋点体系并与前端沟通采集逻辑,验证码形式包括不限于滑块、九宫格、图标点选等,终端覆盖Web、H5、Android、Ios。 2、基于采集到的验证码行为数据和设备数据构建人机识别模型判断是否为机器流量,并完成模型的实时线上部署,应用在登录、注册等各个业务场景用于风险识别。 3、通过和黑灰产的不断对抗,维护并持续迭代各验证码人机模型,探索不同的算法模式,并且将之应用到验证码场景中。 职位要求: 1、3年以上反欺诈&风控、反作弊算法研发经历,计算机相关专业本科及以上学历,算法基础扎实; 2、熟悉黑灰产作弊手法,有成功的黑灰产对抗经验,负责并有效治理过某类反作弊问题,比如批量注册、群控等; 3、熟悉 Python/Scala/Java ,具备优秀的编码能力,至少熟悉一种常见的机器学习/深度学习平台; 4、熟悉大规模数据挖掘、机器学习、自然语言处理、分布式计算等相关技术,有行为序列挖掘相关经验优先; 5、有钻研精神,对安全风控有热情,主观能动性强,能适应快速变化的业务需求,具备良好的团队合作精神和沟通技巧。
-
风控算法工程师(验证码人机方向) 岗位职责: 1、基于不同的验证码形式和终端设计SDK埋点体系并与前端沟通采集逻辑,验证码形式包括不限于滑块、九宫格、图标点选等,终端覆盖Web、H5、Android、Ios。 2、基于采集到的验证码行为数据和设备数据构建人机识别模型判断是否为机器流量,并完成模型的实时线上部署,应用在登录、注册等各个业务场景用于风险识别。 3、通过和黑灰产的不断对抗,维护并持续迭代各验证码人机模型,探索不同的算法模式,并且将之应用到验证码场景中。 职位要求: 1、3年以上反欺诈&风控、反作弊算法研发经历,计算机相关专业本科及以上学历,算法基础扎实; 2、熟悉黑灰产作弊手法,有成功的黑灰产对抗经验,负责并有效治理过某类反作弊问题,比如批量注册、群控等; 3、熟悉 Python/Scala/Java ,具备优秀的编码能力,至少熟悉一种常见的机器学习/深度学习平台; 4、熟悉大规模数据挖掘、机器学习、自然语言处理、分布式计算等相关技术,有行为序列挖掘相关经验优先; 5、有钻研精神,对安全风控有热情,主观能动性强,能适应快速变化的业务需求,具备良好的团队合作精神和沟通技巧。
-
岗位职责: 1、负责FPGA原型平台的设计、调试与维护,参与FPGA系统调试; 2、完成从ASIC到FPGA的verilog代码转换、验证和集成工作; 3、跟进FPGA原型验证方法学的演进,参与设计完善FPGA设计流程; 岗位要求: 1、 本科及以上学历; 2、 熟练掌握C、Verilog、SystemVerilog等语言编程 3、 熟悉芯片的设计验证流程,有扎实的数字电路基础; 4、 以下经历优先考虑: a) 熟悉AXI、AHB、APB等总线协议,具有IP集成和系统集成/验证经验; b) 具备脚本编写能力,能够将工作流程脚本化; c) 熟悉ARM等嵌入式处理器体系结构,具备底层固件的编写和调试能力; d) 熟悉常见外设协议,具有相关开发调试经验。
-
位职责: 1、承担 SoC 系统级 FPGA、模块级 FPGA 验证环境搭建; 2、搭建 FPGA 系统的简要仿真环境,完成相应的测试; 3、完成 ASIC 到 FPGA 的代码转换,验证和集成工作; 4、根据项目需求制定相应的验证计划; 5、协助 IP 设计以及 EDA 验证、以及协助系统软件开发和测试。 岗位要求: 1、本科及以上学历,并拥有 2 年以上 FPGA 开发经验,微电子、计算机、电子或通信专业; 2、熟悉 ARM 的各种总线协议,及 SPI、I2C 等各种常用总线,CPU,DDR,DMAC 等常用模块工作方 式; 3、精通 Verilog ,Systemverilog 等 RTL 语言; 4、熟悉 FPGA 开发流程,熟悉 FPGA 芯片架构,掌握 FPGA 开发相关软件 vivado、synplify 等; 5、熟悉 Perl,Makefile,python 等脚本语言; 6、有 DDR/PCIE/Ethernet/Serdes 验证或 FPGA 调试经验者尤佳; 7、有硬件加速仿真器 Emulation 和 FPGA 调试经验者尤佳。
-
*有硬件/芯片不同级别、不同方向岗位、在不同地区,统一投递这个岗位 负责数据中心FPGA加速项目的验证工作,包括但不限于: 1、参与系统方案讨论,根据设计方案,制定验证计划; 2、搭建仿真环境(基于UVM或者Cocotb); 3、设计测试用例、分析覆盖率、协助上板集成测试及调试等。 职位要求 1、熟悉主流厂商的FPGA芯片和工具,深入理解现代FPGA基本原理和架构; 2、精通SystemVerilog或Verilog语言,熟练掌握FPGA开发、验证和时序优化技巧; 3、有网络或存储硬件加速相关的项目经验; 4、聪明好学,积极主动,有自驱力。 加分项: 1、有智能网卡设计、开发、验证和运维经验; 2、熟悉FPGA常用的IO协议和相关控制器IP,如PCIe、DDR、Ethernet等。 3、大厂/垂直领域头部厂商经验
-
职位描述 1.候选人将致力于将迷你操作系统移植到MSCP,处理EMU/FPGA上的性能和功率测试 2.了解PCIe/CXL知识优先 3.EMU/FPGA平台的实践经验 4.良好的C/C编码技巧++ 5.熟悉OS/ARM工具链/ARM CPU基准测试 任职要求 1、本科及以上学历;3年以上工作经验 2、熟练掌握市面上FPGA开发调试工具,对工具有深度使用经验,掌握时序分析,时序约束等技能; 3、熟练使用FPGA仿真工具, 4、熟练使用板级调试工具; 5、熟悉一种以上高速接口协议,有高速接口实现、调试经验优先; 6、熟悉SOC开发流程,有多核CPU平台经验优先;
-
岗位职责: 1. 负责嵌入式FPGA方案设计,仿真和软件编写和调试; 2. 使用工具软件建立FPGA综合工程、编写综合策略和时序约束; 3. FPGA设计的优化与FPGA程序的维护等; 4. 板级调试、验证和根据具体情况进行完善和维护; 5. 设计规范及文档编写及领导交付的其它工作。 岗位要求: 1. 电子/计算机/自动化/信号处理/等相关专业,本科及以上学历,有相关方向工作经验; 2. 精通Verilog或者VHDL,熟悉Xilinx平台,熟悉FPGA IP核、时序约束; 3. 熟悉多数总线协议并能配置相关IP核,例如:I2C、SPI、存储器(如SRAM、SDRAM)控制总线、USB、PCI; 4. 熟悉PCIe/SATA/CameraLink/光口等高速接口开发经验者优先; 5. 严谨、踏实,有责任心、进取精神和协作意识。
-
职位描述: 1. 参与FPGA芯片或IP的Specification和Architecture的检视,根据Specification和Arch进行测试点分解和用例设计; 2. 写作模块级或Top级验证方案,开发Testbench,开发可重用验证模块,开发调试测试用例,负责覆盖率的收集和分析; 3. 负责3rdIP的匹配性验证和集成验证; 4. 负责模块级或全芯片级验证报告的写作,参与验证报告评审等; 任职要求: 1. 计算机科学与技术、电子工程学、微电子学、自动化控制本科或以上学历;具有芯片验证、FPGA设计验证相关工作经验; 2. 熟悉数字逻辑设计、验证,包括前后仿;熟悉UVM验证方法学,熟悉常用的测试点分解和测试用例设计方法; 3. 熟悉模拟和混合信号IC电路的验证; 4. 熟悉掌握流片和测试流程,有流片和测试经验者优先; 5. 熟练掌握Verilog或SV语言和仿真环境,了解低功耗设计和SOC基本知识; 6. 熟练掌握VCS、Verdi等工具,能进行问题定位和波形分析,能在Linux环境熟练开展工作(包括但不限于GVIM的使用); 7. 具有很强的责任心、敬业精神和团队合作精神,有创新意识和主动学习的能力; 备注:2-6具备其中2项及以上能力即可
-
职位描述: 1.参与FPGA芯片或IP的Specification和Architecture的检视,根据Specification和Arch进行测试点分解和用例设计; 2.写作模块级或Top级验证方案,开发Testbench,开发可重用验证模块,开发调试测试用例,负责覆盖率的收集和分析; 3.负责3rdIP的匹配性验证和集成验证; 4.负责模块级或全芯片级验证报告的写作,参与验证报告评审等; 任职要求: 1.*****硕士及以上学历,微电子或电子工程; 2. 熟悉数字逻辑设计、验证,包括前后仿;熟悉UVM验证方法学,熟悉常用的测试点分解和测试用例设计方法; 3. 熟悉模拟和混合信号IC电路的验证; 4. 熟悉掌握流片和测试流程,有流片和测试经验者优先; 5. 熟练掌握Verilog或SV语言和仿真环境,了解低功耗设计和SOC基本知识; 6. 熟练掌握VCS、Verdi等工具,能进行问题定位和波形分析,能在Linux环境熟练开展工作(包括但不限于GVIM的使用); 7. 具有很强的责任心、敬业精神和团队合作精神,有创新意识和主动学习的能力; 8. 备注:2-6具备其中2项及以上能力即可
-
作为FPGA开发工程师,你将负责设计、开发和测试FPGA芯片,并将其集成到系统设计中。你将需要熟悉FPGA架构,掌握FPGA开发工具,包括Xilinx Vivado和SDK等。你将需要具备良好的沟通能力和团队合作精神,能够与硬件工程师和软件工程师紧密合作,开发出高质量的产品。 职位要求: 1. 大学本科及以上学历,电子工程、计算机科学等相关专业。 2. 3年以上的FPGA开发经验,有成功开发FPGA芯片的经验。 3. 熟悉FPGA架构,掌握FPGA开发工具,如Xilinx Vivado和SDK等。 4. 熟悉数字信号处理、高速数字信号处理、通信协议等相关知识。 5. 熟悉Linux操作系统,具备Linux系统编程经验。 6. 具备良好的沟通能力和团队合作精神,能够与硬件工程师和软件工程师紧密合作。 7. 熟悉FPGA器件、模拟电路和数字电路设计。 8. 熟悉常用的FPGA设计工具,如Altium Designer、VHDL等。 9. 熟悉FPGA验证和调试工具,如Xilinx Vivado、ModelSim等。 福利待遇: 1. 具有竞争力的薪资待遇,根据个人经验和能力给予相应的薪资待遇。 2. 提供完善的福利待遇,包括五险一金、带薪年假、定期体检等。 3. 提供丰富的培训机会和职业晋升空间。 4. 提供专业的技术支持和售后服务。
-
**请观看公司主页中的招聘宣传片认识未来的同事们** 【工作时间】 1. 工作时间:9:00-12:00 13:00-18:00 2. 迟到不罚款、下班有弹性 3. 周末有双休、年假十天起 4. 加班有奖金、晚归还报销 【福利待遇】 五险一金,入职就买不能少 灵活年假,享受闲暇好时光 年终奖金,多劳多得有惊喜 年度体检,工作健康两手抓 团队聚餐,吹牛唠嗑没领导 节日礼品,家中庆祝增气氛 生日特权,早早下班吹蜡烛 【职责描述】 1、完成嵌入式或高性能系统(如嵌入式控制,或雷达、通信、电子对抗系统)中的FPGA时序逻辑和信号处理算法的仿真验证和开发实现 2、根据公司产品和系统组件的需求和计划,负责系统嵌入式硬件逻辑开发设计,并为系统项目提供技术支持 3、利用MATLAB或同类算法开发工具进行算法仿真验证,利用ISE/VIVADO、LabVIEW等开发工具完成嵌入式代码实现,利用LabVIEW、C++/Qt完成上位机界面开发 4、配合公司项目组完成产品和系统联调 5、撰写相应技术方案设计、开发、调试和用户帮助文档 【任职要求】 1、具有扎实的理工学科知识基础,并熟练掌握数字电路、线性代数、数字信号处理、信号与系统专业基础知识 2、熟悉FPGA设计流程,熟练掌握Verilog/VHDL、C/C++等开发语言,熟悉MATLAB算法仿真验证 3、具有极强独立解决技术问题的能力,能够借助各类资源帮助自己理解问题并寻找到解决问题的方法 4、具有信号处理或算法设计开发经验者优先 5、具有LabVIEW开发经验者优先 6、工作认真负责,主动性强,具备良好的沟通、团队协作能力和分享精神
-
工作职责: 1、 高速图像传感器开发和应用; 2、 基于FPGA的图像预处理算法实现; 3、 基于DDR3/4的图像帧存设计和开发; 4、 基于高速接口数据传输和协议开发; 5、 基于脚本的自动化多顶层架构仿真和UVM验证平台搭建; 6、 机器视觉逻辑工程架构设计。 任职资格: 1、 3-7年开发调试经验; 2、 精通FPGA开发工具、仿真工具、调试工具,掌握工具的高级用法; 3、 精通Verilog语言及其硬件实现、具备良好的编码风格,较高的编码质量,高效的编码技巧; 4、 精通时序设计、分析方法,能独立完成一个工程的所有时序约束,有丰富的解决时序问题经验; 5、 精通逻辑验证和测试,能独立搭建大型工程集成联仿平台; 6、 精通高速收发器、PCIE、高速网络接口设计开发,精通设计细节,有稳定性调试经验; 7、 精通图像预处理实现方法,精通DSP、RAM、LUT等底层资源的高性能、低功耗设计方法。 8、 熟悉机器视觉或视频行业,熟悉图像传感器原理。
-
职责描述: 1、参与FPGA功能模块的方案设计 2、负责相应模块的RTL开发 3、协助验证团队进行单元验证和集成验证 4、负责对应模块的逻辑综合、时序收敛、设计优化、上板调试 5、负责相应模块的设计文档和用户手册的撰写和维护 6、负责现场问题的跟踪与解决 任职要求: 1、熟悉Verilog/VHDL/System Verilog编码、跨时钟处理、逻辑综合约束、时序收敛等基本技能 2、熟悉PCIE 、10G PHY +MAC、DDR 3、三年以上相关工作经验 4、熟悉Xilinx、Intel FPGA底层结构 5、熟悉PCIE DMA、10G PHY低延时场景应用的优先 6、熟悉Tcam原理以及类似快速查找法的优先 7、具有TCP/IP协议栈开发经验的优先 8、有智能网卡工作经验的优先。