-
职位职责: 1. 负责ASIC芯片的RTL设计与集成 2. 负责ASIC芯片的逻辑设计优化和设计流程优化 3. 负责ASIC芯片的验证 职位要求: 1. 微电子、计算机等相关专业本科及以上学历,3年及以上IC设计经验 2. 对芯片前端设计有深入理解,有坚实的RTL设计基础,精通Verilog等硬件设计语言 3. 熟悉ASIC芯片的前端设计,有过28nm,22nm,14nm或更先进工艺流片或量产经验者优先 4. 深入理解芯片架构和微架构设计 5. 熟悉DDR/PCIE/HBM等协议,有相关的IP集成经验 6. 熟悉ASIC实现流程,有综合/STA等经验 7. 有CPU高性能计算的设计经验者优先 8. 有同态加密算法设计经验者优先 9. 自律,有良好的英语阅读能力,有主动学习,深入分析和解决问题的能力
-
职位职责: 1. 负责ASIC芯片的RTL设计与集成 2. 负责ASIC芯片的逻辑设计优化和设计流程优化 3. 负责ASIC芯片的验证 职位要求: 1. 微电子、计算机等相关专业本科及以上学历,3年及以上IC设计经验 2. 对芯片前端设计有深入理解,有坚实的RTL设计基础,精通Verilog等硬件设计语言 3. 熟悉ASIC芯片的前端设计,有过28nm,22nm,14nm或更先进工艺流片或量产经验者优先 4. 深入理解芯片架构和微架构设计 5. 熟悉DDR/PCIE/HBM等协议,有相关的IP集成经验 6. 熟悉ASIC实现流程,有综合/STA等经验 7. 有CPU高性能计算的设计经验者优先 8. 有同态加密算法设计经验者优先 9. 自律,有良好的英语阅读能力,有主动学习,深入分析和解决问题的能力
-
工作地点杭州之江实验室新园区 岗位职责: •负责芯片原始需求分析和设计规格的落地细化; •负责FPGA/ASIC的调研、器件选型及分析工作,接触业界最前沿的FPGA技术; •负责芯片系统及功能模块方案的详细设计、编写RTL代码、上板调测、验证工作及配合芯片后端解决问题; •控制单元控制逻辑、各种数据接口逻辑、简单通信协议的解析逻辑实现、器件和芯片业务流信号的简单处理/转发; 职责要求: •计算机系统、体系结构、通信、电子等相关专业硕士及以上学历; •具备一定的ASIC前端设计或FPGA设计基础; •熟悉Xilinx、Altera等可编程器件的特性,熟练使用Vivado、ISE或Quartus等电路后端工具,了解vcs、verdi等逻辑仿真工具; •熟悉可编程器件中的高速收发器(如:Xilinx的GTX/GTH/GTY等); •熟悉高速总线或网络协议(如:PCI-E总线协议、以太网或Infiniband网络协议等); •精通Verilog、SystemVerilog等逻辑编程语言,数电功底扎实,能够设计分析硬件描述代码;
-
工作地点杭州之江实验室新园区 岗位职责: •负责芯片原始需求分析和设计规格的落地细化; •负责FPGA/ASIC的调研、器件选型及分析工作,接触业界最前沿的FPGA技术; •负责芯片系统及功能模块方案的详细设计、编写RTL代码、上板调测、验证工作及配合芯片后端解决问题; •控制单元控制逻辑、各种数据接口逻辑、简单通信协议的解析逻辑实现、器件和芯片业务流信号的简单处理/转发; 职责要求: •计算机系统、体系结构、通信、电子等相关专业硕士及以上学历; •具备一定的ASIC前端设计或FPGA设计基础; •熟悉Xilinx、Altera等可编程器件的特性,熟练使用Vivado、ISE或Quartus等电路后端工具,了解vcs、verdi等逻辑仿真工具; •熟悉可编程器件中的高速收发器(如:Xilinx的GTX/GTH/GTY等); •熟悉高速总线或网络协议(如:PCI-E总线协议、以太网或Infiniband网络协议等); •精通Verilog、SystemVerilog等逻辑编程语言,数电功底扎实,能够设计分析硬件描述代码;
-
工作职责: 1、参与芯片的架构设计、模块划分和性能优化工作; 2、负责芯片的RTL设计和验证工作; 3、负责芯片的综合、静态时序分析和形式验证工作。 任职要求: 1、电子工程类、微电子类和计算机类相关专业本科以上学历;3年以上工作经验。 2、熟练掌握Verilog语言,熟练使用Synopsys公司的相关EDA工具软件; 3、具有TCL或Perl脚本开发经验者优先; 4、具备较强的沟通能力和团队合作意识。
-
职位描述: 负责ISP相关的验证工作,电子类专业重点本科及以上学历,3年及以上工作经验 【岗位职责】 1. 负责ISP芯片的模块或集成级验证工作; 2. 分析场景和功能,制定验证方案,并搭建UVM验证环境; 3. 制定验证计划及策略,提取验证feature,编写测试用例,并完成验证执行及迭代测试; 4. 负责覆盖率收敛,设计并编写覆盖率代码或用例,完成覆盖率收集,输出验证报告; 5. 配合算法、设计人员,完成ISP相关业务的IP集成、FPGA、emulation、前仿、后仿等验证工作; 职位要求: 1. 电子、集成电路、通信、计算机等相关专业,重点本科及以上学历,3年以上工作经验; 2. 熟练掌握SystemVerilog语言、UVM验证方法学; 3. 熟悉Linux系统工作环境及常用命令,熟悉vcs常用工具,如verdi、svn或git等; 4. 掌握一种及以上脚本语言,如perl、python、shell等; 5. 熟悉IC/ASIC验证流程及方法学,如验证方案的制定,随机测试、验证case的规划,覆盖率分析等; 6. 工作认真负责,有良好的团队协作、沟通表达能力 7. 有如下一种或多种经验者优先: 1)熟悉图像算法原理者优先; 2)有ISP芯片验证经验者优先; 3)有C、C++语言编程经验者优先; 有ISP相关FPGA、emulation、DFT、后仿、低功耗验证经验者优先;
-
职位描述 根据项目要求制定指定职责范畴内的验证方案(testplan),提取验证feature,规划testcase,撰写验证报告 使用VIP搭建验证环境,或者自行开发UVM风格的验证环境等 与架构/RTL设计/软件人员等紧密合作,按照要求进行模块级、子系统级或者SOC级验证环境的搭建,并对RTL代码开展验证工作和debug 创建功能覆盖代码,并能够进行覆盖率的收集和分析 Run 相关验证环境的regression,并对结果进行分析 持续追踪RTL代码的迭代,不断完善补充验证feature,持续对失败的testcase进行分析调试 职位要求: 任职资格 电子、微电子、集成电路、通信、计算机、软件工程等相关专业毕业,硕士毕业工作3年以上,本科毕业工作5年以上 熟悉ASIC/SOC验证流程,包括验证方案的制定,验证case的规划 熟悉SystemVerilog语言,UVM验证方法学,或者其他SystemC等的验证语言 熟悉随机测试,功能覆盖代码创建和分析 熟悉SystemVerilog Assertion更佳 熟悉常用验证工具,包括vcs或者xcelium/ies,verdi、simvision、indago等工具 熟悉常用脚本,如perl、python、tcl、makefile、shell等其中的一种或者多种 熟悉Linux常用操作,常用版本控制系统 有如下一种或者多种系统或者接口验证经验者优先: 有车规芯片开发验证经验者,有自动驾驶芯片验证经验者尤佳 CPU子系统验证经验者,ARM系统的尤佳 GPU子系统或者核心模块验证经验者尤佳 NPU、AI或者深度学习算法芯片验证经验者尤佳 NOC总线网络验证经验者尤佳 ISP、MIPI验证经验者尤佳 ETH、PCIE、USB、CAN总线、SPI、UART、I2C等 Firmware验证经验者 DFT验证经验者 低功耗验证经验者 有后仿真验证经验者 具有强烈的责任心,善于沟通表达,乐于接受挑战,以及良好的团队协作精神
-
工作职责: 1. 承担SoC系统级、模块级验证/设计 2. 根据项目需求制定相应的验证/设计计划,验证方案等 3. 搭建验证环境完成SoC/IP功能验证、门级验证 4. 熟悉UVM验证环境,能够独立完成验证用例开发 5. 严格遵循开发流程和规范,确保开发工作按时按质完成 任职资格: 1. 熟悉验证流程,具备SoC或复杂IC的验证/设计经验 2. 精通System Verilog和UVM验证方法学 3. 熟悉Perl,Makefile,python等脚本语言 4. 熟悉AMBA协议 5. 有CPU,PCIE,多媒体验证经验的尤佳工作职责: 1. 承担SoC系统级、模块级验证 2. 根据项目需求制定相应的验证计划,验证方案等 3. 搭建验证环境完成SoC/IP功能验证、门级验证 4. 熟悉UVM验证环境,能够独立完成验证用例开发 5. 严格遵循开发流程和规范,确保开发工作按时按质完成 任职资格: 1. 熟悉验证流程,具备SoC或复杂IC的验证经验 2. 精通System Verilog和UVM验证方法学 3. 熟悉Perl,Makefile,python等脚本语言 4. 熟悉AMBA协议 5. 有CPU,PCIE,多媒体验证经验的尤佳
-
岗位职责 1. 负责芯片SoC的架构和设计工作; 2. 负责架构设计、RTL开发、设计文档编写等工作; 3. 负责芯片网络的设计,低功耗设计,总线设计以及关键模块的集成等工作; 5. 负责SoC/子系统的性能、功耗、面积的评估和优化; 6. 与验证团队协同完成缺陷收敛,包括缺陷定位,边界识别和覆盖率分析等; 7. 参与所负责模块的物理综合流程,配合相关同事检视各阶段报告,发现、定位并修复问题; 8. 推动方法论建设,优化设计流程,以提高设计效率。 职位要求 1. 微电子、计算机等相关专业本科及以上学历,多年以上前端设计经验; 2. 对芯片设计有深入的理解,有坚实的RTL设计基础,精通Verilog等硬件描述语言; 3. 熟悉CHI,AXI4/5,AHB,APB,ACE等总线协议,代码风格规范; 4. 有ARM based、RISC-V based等低功耗、高性能SoC的设计经验; 5. 富有激情,有自驱力,具备主动学习、深入分析和解决问题的能力,有良好的沟通和协作能力; 6. 了解AI、ARM、RISC-V、NOC、ISP、GPU、VPU、DDR等IP集成和设计经验者优先。
-
职位职责: 1、GPU/异构计算(FPGA/ASIC)部件的选型路标计划的制定、评测、引入和交付落地; 2、负责GPU/异构计算机型在与机器学习/AI等业务的适配与性能调优; 3、负责GPU/异构计算服务器的性能评测和稳定性调优,分析和优化系统性能瓶颈; 4、跟进GPU/异构计算故障在数据中心的监控、诊断与处理; 5、与行业联盟和开放标准委员会合作,参与新兴技术研究和新标准的定制。 职位要求: 1、电气工程、计算机工程、计算机科学或相关专业硕士研究生及以上学历; 2、5年以上GPU/AI平台架构和/或应用性能优化设计或平台评测经验; 3、熟悉GPU/AI平台系统评测、性能分析、性能调优的技术与方法; 4、对计算机系统架构,尤其是GPU/AI SoC或平台架构、互连结构、内存子系统、GPU Direct RDMA中一项有专长者,优先考虑; 5、对GPU/AI虚拟化技术、深度学习架构、分布式系统等业务应用中一项有专长者,优先考虑。
-
岗位职责: 1.负责FPGA逻辑设计、仿真、综合、时序分析及调试,完成FPGA模块的设计与实现。 2.根据项目需求,进行接口设计、数据处理等FPGA开发工作。 3.编写和优化RTL代码(Verilog/VHDL),确保代码的可读性、可维护性和可重用性。 4.参与硬件系统的集成与调试,解决FPGA与外围电路的协同工作问题。 5.负责FPGA与ARM的接口设计与调试。 6.编写设计文档、测试报告、用户手册等技术文档,维护和更新FPGA设计相关文档。 7.与硬件、软件工程师协作,参与项目需求分析、技术方案制定及项目进度跟踪。 任职资格: 1. 教育背景:电子工程、通信工程、计算机科学、自动化等相关专业本科及以上学历。 2.工作经验:2年以上FPGA开发经验,具备独立完成FPGA设计开发的能力,有大规模FPGA项目经验者优先。 3. 技术技能: ①熟练掌握Verilog或VHDL硬件描述语言。 ②熟悉FPGA开发工具(如Xilinx Vivado等)及设计流程。 ③ 熟悉时序分析、跨时钟域、资源优化等FPGA设计关键技术。 ④具备良好的数字电路设计基础,熟悉常见通信协议(如TDM、Ethernet、DDR、USB等)者优先。 4. 问题解决能力:具备较强的逻辑分析能力和问题解决能力,能够独立分析和解决FPGA设计中的复杂问题。 5. 团队合作与沟通能力:具备良好的团队合作精神,能够与团队成员有效沟通,推动项目进展。 6. 加分项: ① 有紫光同创FPGA开发经验者优先。 ②有ASIC设计经验者优先。 ③熟悉高级综合工具(如HLS)者优先。 ④有FPGA原型验证经验者优先。
-
我们研发的电子墨水显示器和电子墨水安卓平板,都具有业内领先的技术,在这里需要用到PCB、FPGA、嵌入式(基于单片机和骁龙处理器)等全方面的硬件技能。 在这里,你还需要参与把控一个完整的硬件供应链,将好的设计化现为千万台可靠的消费电子产品。 我们需要你: ——本科以上学历,电子/计算机相关专业 ——具有一定的电路方案设计/选型能力 ——扎实的电路基本知识,熟练FPGA开发,并掌握至少以下一种技能: 嵌入式软件(MCU) PCB ——沟通能力强 ——自学能力强 DASUNG大上科技,是电子墨水显示器的创造者与领导者,并打造了全球首款电子墨水安卓平板。 我们期待您的加入! 【职位问答】 · 此职位需要应聘者有哪些技能/工具? Verilog、VHDL · 您希望应聘者有以下哪些优势经验? 计算机相关经验、微电子/电子工程相关专业、FPGA开发/验证经验、ASIC开发/验证经验
-
数字IC设计工程师:职责描述: 1.负责收集客户需求,制定产品的架构设计和Spec定义; 2.负责完成相关IP设计,验证,测试,debug等具体工作; 3.对产品IP设计项目的进度和质量负责; 4.配合APR工程师完成电路版图设计; 5.相关文档的撰写; 任职要求: 1.硕士及以上学历,3年以上相关经验; 2.掌握 Image IP design and verification,以及RTL coding, simulation, linting, synthesis, LEC, STA, and test pattern development; 3.熟悉MIPI C/D-PHY协议、DP协议;LVDS,I2C,SPI等协议,影像视讯相关soc/ASIC/IP; 4. 有以下经验,两项以上者佳: SoC IC Whole chip 整合设计、面板时序电路设计、面板显示优化演算法实现与设计简体 、高速数位介面 High-Speed I/F (eDP, MIPI DSI/DSI2) 、FPGA 平台设计、数位设计流程执行与优化。
-
**主要职责**: 1. 开发网络通信协议的硬件加速器。 2. 负责软硬件系统的架构设计。 3. 利用仿真、FPGA等手段验证功能。 4. 实现加速器的集成与调试。 5. 撰写相关技术文档与手册。 **职位要求**: 1. 8年以上数字电路设计研发经验。 2. 有Verilog或VHDL的RTL设计经验;熟练使用System C或C++进行硬件建模;掌握HLS工具。 3. 了解硬件处理器设计,如CPU、DSP、GPU;对异构计算SoC架构有深刻理解;了解RISC-V和Arm架构及其集成方式。 4. 理解系统级设计,包括软硬件分区与性能优化。 5. 熟悉ASIC设计的EDA工具。
-
本岗位工作地点北京或嘉兴(可根据人选意向决定)、试用期不打折、五险一金全额缴纳。 本岗位隶属类脑实验室。 岗位职位: 1. 负责芯片的DFT实现流程,对大规模芯片的DFT设计实现有丰富的项目经验; 2. 负责制定全芯片的测试计划以及结构定义, 负责MBIST, Scan/ATPG, boundary scan的实现,验证以及测试向量生成; 3. 协助测试工程师解决DFT pattern在量产测试过程中遇到的问题,完成芯片ATE测试以及良率分析,最好具有一定的ATE调试经验。 任职要求: 1. 计算机/电子信息工程或相关领域硕士及以上学历,3年或以上DFT领域工作经验; 2. 熟悉DFT理论和方法,对综合、STA等ASIC实现流程有一定了解; 3. 熟悉Mentor或Synopsys 的DFT EDA工具使用; 4. 熟悉脚本语言开发:Makefile/Tcl等。
热门职位